HierarchyFilesModulesSignalsTasksFunctionsHelp
Prev123456

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);

endmodule 


module ff_se_3 (out, din, enable, clk) ;
    output  [2:0]  out;
    input   [2:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);

endmodule 


[Up: ex_regs psr_pil_reg][Up: biu_ctl type_state_reg][Up: rcu_ctl flop_global_reg_e][Up: rcu_ctl flop_global_reg_c]
module ff_se_4 (out, din, enable, clk) ;
    output  [3:0]  out;
    input   [3:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);

endmodule 


module ff_se_5 (out, din, enable, clk) ;
    output  [4:0]  out;
    input   [4:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);

endmodule 


[Up: ex_regs psr_dbh_dbl_reg]
module ff_se_6 (out, din, enable, clk) ;
    output  [5:0]  out;
    input   [5:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);

endmodule 


[Up: ex_regs brk12c_brkm2_reg][Up: ex_regs brk12c_brkm1_reg]
module ff_se_7 (out, din, enable, clk) ;
    output  [6:0]  out;
    input   [6:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);

endmodule 


[Up: ifu flop_opcode_1_rs1][Up: ifu flop_opcode_2_rs1][Up: ifu flop_offset_1_rs1][Up: ifu flop_offset_2_rs1][Up: ifu flop_opcode_1_rs2][Up: ifu flop_opcode_2_rs2][Up: ifu flop_offset_1_rs2][Up: ifu flop_offset_2_rs2][Up: ifu flop_opcode_2_op][Up: ifu flop_opcode_3_op][Up: ifu flop_opcode_4_op][Up: ifu flop_opcode_5_op][Up: ifu flop_opcode_1_rsd][Up: ifu flop_opcode_2_rsd][Up: ifu flop_offset_rsd][Up: ex_regs lockcount0_count_reg][Up: ex_regs lockcount1_count_reg]
module ff_se_8 (out, din, enable, clk) ;
    output  [7:0]  out;
    input   [7:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);

endmodule 


module ff_se_9 (out, din, enable, clk) ;
    output  [8:0]  out;
    input   [8:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);

endmodule 


module ff_se_10 (out, din, enable, clk) ;
    output  [9:0]  out;
    input   [9:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);

endmodule 


module ff_se_11 (out, din, enable, clk) ;
    output  [10:0]  out;
    input   [10:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);

endmodule 


module ff_se_12 (out, din, enable, clk) ;
    output  [11:0]  out;
    input   [11:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);

endmodule 


module ff_se_13 (out, din, enable, clk) ;
    output  [12:0]  out;
    input   [12:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);

endmodule 


module ff_se_14 (out, din, enable, clk) ;
    output  [13:0]  out;
    input   [13:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);

endmodule 


module ff_se_15 (out, din, enable, clk) ;
    output  [14:0]  out;
    input   [14:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);

endmodule 


module ff_se_16 (out, din, enable, clk) ;
    output  [15:0]  out;
    input   [15:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);

endmodule 


module ff_se_17 (out, din, enable, clk) ;
    output  [16:0]  out;
    input   [16:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);
    ff_se    ff_se_16(out[16], din[16], enable, clk);

endmodule 


module ff_se_18 (out, din, enable, clk) ;
    output  [17:0]  out;
    input   [17:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);
    ff_se    ff_se_16(out[16], din[16], enable, clk);
    ff_se    ff_se_17(out[17], din[17], enable, clk);

endmodule 


module ff_se_19 (out, din, enable, clk) ;
    output  [18:0]  out;
    input   [18:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);
    ff_se    ff_se_16(out[16], din[16], enable, clk);
    ff_se    ff_se_17(out[17], din[17], enable, clk);
    ff_se    ff_se_18(out[18], din[18], enable, clk);

endmodule 


module ff_se_20 (out, din, enable, clk) ;
    output  [19:0]  out;
    input   [19:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);
    ff_se    ff_se_16(out[16], din[16], enable, clk);
    ff_se    ff_se_17(out[17], din[17], enable, clk);
    ff_se    ff_se_18(out[18], din[18], enable, clk);
    ff_se    ff_se_19(out[19], din[19], enable, clk);

endmodule 


[Up: ex_regs trapbase_tba_reg]
module ff_se_21 (out, din, enable, clk) ;
    output  [20:0]  out;
    input   [20:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);
    ff_se    ff_se_16(out[16], din[16], enable, clk);
    ff_se    ff_se_17(out[17], din[17], enable, clk);
    ff_se    ff_se_18(out[18], din[18], enable, clk);
    ff_se    ff_se_19(out[19], din[19], enable, clk);
    ff_se    ff_se_20(out[20], din[20], enable, clk);

endmodule 


module ff_se_22 (out, din, enable, clk) ;
    output  [21:0]  out;
    input   [21:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);
    ff_se    ff_se_16(out[16], din[16], enable, clk);
    ff_se    ff_se_17(out[17], din[17], enable, clk);
    ff_se    ff_se_18(out[18], din[18], enable, clk);
    ff_se    ff_se_19(out[19], din[19], enable, clk);
    ff_se    ff_se_20(out[20], din[20], enable, clk);
    ff_se    ff_se_21(out[21], din[21], enable, clk);

endmodule 


module ff_se_23 (out, din, enable, clk) ;
    output  [22:0]  out;
    input   [22:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);
    ff_se    ff_se_16(out[16], din[16], enable, clk);
    ff_se    ff_se_17(out[17], din[17], enable, clk);
    ff_se    ff_se_18(out[18], din[18], enable, clk);
    ff_se    ff_se_19(out[19], din[19], enable, clk);
    ff_se    ff_se_20(out[20], din[20], enable, clk);
    ff_se    ff_se_21(out[21], din[21], enable, clk);
    ff_se    ff_se_22(out[22], din[22], enable, clk);

endmodule 


module ff_se_24 (out, din, enable, clk) ;
    output  [23:0]  out;
    input   [23:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);
    ff_se    ff_se_16(out[16], din[16], enable, clk);
    ff_se    ff_se_17(out[17], din[17], enable, clk);
    ff_se    ff_se_18(out[18], din[18], enable, clk);
    ff_se    ff_se_19(out[19], din[19], enable, clk);
    ff_se    ff_se_20(out[20], din[20], enable, clk);
    ff_se    ff_se_21(out[21], din[21], enable, clk);
    ff_se    ff_se_22(out[22], din[22], enable, clk);
    ff_se    ff_se_23(out[23], din[23], enable, clk);

endmodule 


module ff_se_25 (out, din, enable, clk) ;
    output  [24:0]  out;
    input   [24:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);
    ff_se    ff_se_16(out[16], din[16], enable, clk);
    ff_se    ff_se_17(out[17], din[17], enable, clk);
    ff_se    ff_se_18(out[18], din[18], enable, clk);
    ff_se    ff_se_19(out[19], din[19], enable, clk);
    ff_se    ff_se_20(out[20], din[20], enable, clk);
    ff_se    ff_se_21(out[21], din[21], enable, clk);
    ff_se    ff_se_22(out[22], din[22], enable, clk);
    ff_se    ff_se_23(out[23], din[23], enable, clk);
    ff_se    ff_se_24(out[24], din[24], enable, clk);

endmodule 


module ff_se_26 (out, din, enable, clk) ;
    output  [25:0]  out;
    input   [25:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);
    ff_se    ff_se_16(out[16], din[16], enable, clk);
    ff_se    ff_se_17(out[17], din[17], enable, clk);
    ff_se    ff_se_18(out[18], din[18], enable, clk);
    ff_se    ff_se_19(out[19], din[19], enable, clk);
    ff_se    ff_se_20(out[20], din[20], enable, clk);
    ff_se    ff_se_21(out[21], din[21], enable, clk);
    ff_se    ff_se_22(out[22], din[22], enable, clk);
    ff_se    ff_se_23(out[23], din[23], enable, clk);
    ff_se    ff_se_24(out[24], din[24], enable, clk);
    ff_se    ff_se_25(out[25], din[25], enable, clk);

endmodule 


module ff_se_27 (out, din, enable, clk) ;
    output  [26:0]  out;
    input   [26:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);
    ff_se    ff_se_16(out[16], din[16], enable, clk);
    ff_se    ff_se_17(out[17], din[17], enable, clk);
    ff_se    ff_se_18(out[18], din[18], enable, clk);
    ff_se    ff_se_19(out[19], din[19], enable, clk);
    ff_se    ff_se_20(out[20], din[20], enable, clk);
    ff_se    ff_se_21(out[21], din[21], enable, clk);
    ff_se    ff_se_22(out[22], din[22], enable, clk);
    ff_se    ff_se_23(out[23], din[23], enable, clk);
    ff_se    ff_se_24(out[24], din[24], enable, clk);
    ff_se    ff_se_25(out[25], din[25], enable, clk);
    ff_se    ff_se_26(out[26], din[26], enable, clk);

endmodule 


module ff_se_28 (out, din, enable, clk) ;
    output  [27:0]  out;
    input   [27:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);
    ff_se    ff_se_16(out[16], din[16], enable, clk);
    ff_se    ff_se_17(out[17], din[17], enable, clk);
    ff_se    ff_se_18(out[18], din[18], enable, clk);
    ff_se    ff_se_19(out[19], din[19], enable, clk);
    ff_se    ff_se_20(out[20], din[20], enable, clk);
    ff_se    ff_se_21(out[21], din[21], enable, clk);
    ff_se    ff_se_22(out[22], din[22], enable, clk);
    ff_se    ff_se_23(out[23], din[23], enable, clk);
    ff_se    ff_se_24(out[24], din[24], enable, clk);
    ff_se    ff_se_25(out[25], din[25], enable, clk);
    ff_se    ff_se_26(out[26], din[26], enable, clk);
    ff_se    ff_se_27(out[27], din[27], enable, clk);

endmodule 


[Up: ex_regs oplim_reg]
module ff_se_29 (out, din, enable, clk) ;
    output  [28:0]  out;
    input   [28:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);
    ff_se    ff_se_16(out[16], din[16], enable, clk);
    ff_se    ff_se_17(out[17], din[17], enable, clk);
    ff_se    ff_se_18(out[18], din[18], enable, clk);
    ff_se    ff_se_19(out[19], din[19], enable, clk);
    ff_se    ff_se_20(out[20], din[20], enable, clk);
    ff_se    ff_se_21(out[21], din[21], enable, clk);
    ff_se    ff_se_22(out[22], din[22], enable, clk);
    ff_se    ff_se_23(out[23], din[23], enable, clk);
    ff_se    ff_se_24(out[24], din[24], enable, clk);
    ff_se    ff_se_25(out[25], din[25], enable, clk);
    ff_se    ff_se_26(out[26], din[26], enable, clk);
    ff_se    ff_se_27(out[27], din[27], enable, clk);
    ff_se    ff_se_28(out[28], din[28], enable, clk);

endmodule 


[Up: smu_dpath sc_bottom_reg][Up: ex_regs vars_reg][Up: ex_regs frame_reg][Up: ex_regs const_pool_reg][Up: ex_regs sc_bottom_reg][Up: ex_regs objref_c_reg][Up: pipe_dpath optop_e_reg][Up: pipe_dpath optop_arch_reg][Up: ex_dpath iu_addr_e_reg]
module ff_se_30 (out, din, enable, clk) ;
    output  [29:0]  out;
    input   [29:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);
    ff_se    ff_se_16(out[16], din[16], enable, clk);
    ff_se    ff_se_17(out[17], din[17], enable, clk);
    ff_se    ff_se_18(out[18], din[18], enable, clk);
    ff_se    ff_se_19(out[19], din[19], enable, clk);
    ff_se    ff_se_20(out[20], din[20], enable, clk);
    ff_se    ff_se_21(out[21], din[21], enable, clk);
    ff_se    ff_se_22(out[22], din[22], enable, clk);
    ff_se    ff_se_23(out[23], din[23], enable, clk);
    ff_se    ff_se_24(out[24], din[24], enable, clk);
    ff_se    ff_se_25(out[25], din[25], enable, clk);
    ff_se    ff_se_26(out[26], din[26], enable, clk);
    ff_se    ff_se_27(out[27], din[27], enable, clk);
    ff_se    ff_se_28(out[28], din[28], enable, clk);
    ff_se    ff_se_29(out[29], din[29], enable, clk);

endmodule 


module ff_se_31 (out, din, enable, clk) ;
    output  [30:0]  out;
    input   [30:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);
    ff_se    ff_se_16(out[16], din[16], enable, clk);
    ff_se    ff_se_17(out[17], din[17], enable, clk);
    ff_se    ff_se_18(out[18], din[18], enable, clk);
    ff_se    ff_se_19(out[19], din[19], enable, clk);
    ff_se    ff_se_20(out[20], din[20], enable, clk);
    ff_se    ff_se_21(out[21], din[21], enable, clk);
    ff_se    ff_se_22(out[22], din[22], enable, clk);
    ff_se    ff_se_23(out[23], din[23], enable, clk);
    ff_se    ff_se_24(out[24], din[24], enable, clk);
    ff_se    ff_se_25(out[25], din[25], enable, clk);
    ff_se    ff_se_26(out[26], din[26], enable, clk);
    ff_se    ff_se_27(out[27], din[27], enable, clk);
    ff_se    ff_se_28(out[28], din[28], enable, clk);
    ff_se    ff_se_29(out[29], din[29], enable, clk);
    ff_se    ff_se_30(out[30], din[30], enable, clk);

endmodule 


[Up: smu_dpath optop_int_flop][Up: smu_dpath optop_flop][Up: smu_dpath sbase_c_flop][Up: dcu_dpath dcu_addr_c_reg][Up: dcu_dpath cf_addr_reg][Up: dcu_dpath wb_addr_reg][Up: dcu_dpath dcu_data_reg][Up: dcu_dpath write_miss_reg][Up: ex_regs userrange1_reg][Up: ex_regs gc_config_reg][Up: ex_regs brk1a_reg][Up: ex_regs brk2a_reg][Up: ex_regs userrange2_reg][Up: rcu_dpath flop_lvars_sec_cyc][Up: rcu_dpath flop_scache_miss_addr][Up: rcu_dpath flop_lvars_sec_cyc_rsd][Up: rcu_dpath flop_dest_addr_e][Up: rcu_dpath flop_dest_addr_c][Up: rcu_dpath flop_dest_addr_w][Up: rcu_dpath flop_global0][Up: rcu_dpath flop_global1][Up: rcu_dpath flop_global2][Up: rcu_dpath flop_global3][Up: buffer buf0][Up: buffer buf1][Up: buffer buf2][Up: buffer buf3][Up: pipe_dpath pc_r_reg][Up: pipe_dpath opcode_pc_reg][Up: pipe_dpath pc_e_reg][Up: pipe_dpath shadow_reg][Up: ex_dpath scache_miss_data_e_reg]... (truncated)
module ff_se_32 (out, din, enable, clk) ;
    output  [31:0]  out;
    input   [31:0]  din;
    input           clk;
    input           enable;

    ff_se    ff_se_0(out[0], din[0], enable, clk);
    ff_se    ff_se_1(out[1], din[1], enable, clk);
    ff_se    ff_se_2(out[2], din[2], enable, clk);
    ff_se    ff_se_3(out[3], din[3], enable, clk);
    ff_se    ff_se_4(out[4], din[4], enable, clk);
    ff_se    ff_se_5(out[5], din[5], enable, clk);
    ff_se    ff_se_6(out[6], din[6], enable, clk);
    ff_se    ff_se_7(out[7], din[7], enable, clk);
    ff_se    ff_se_8(out[8], din[8], enable, clk);
    ff_se    ff_se_9(out[9], din[9], enable, clk);
    ff_se    ff_se_10(out[10], din[10], enable, clk);
    ff_se    ff_se_11(out[11], din[11], enable, clk);
    ff_se    ff_se_12(out[12], din[12], enable, clk);
    ff_se    ff_se_13(out[13], din[13], enable, clk);
    ff_se    ff_se_14(out[14], din[14], enable, clk);
    ff_se    ff_se_15(out[15], din[15], enable, clk);
    ff_se    ff_se_16(out[16], din[16], enable, clk);
    ff_se    ff_se_17(out[17], din[17], enable, clk);
    ff_se    ff_se_18(out[18], din[18], enable, clk);
    ff_se    ff_se_19(out[19], din[19], enable, clk);
    ff_se    ff_se_20(out[20], din[20], enable, clk);
    ff_se    ff_se_21(out[21], din[21], enable, clk);
    ff_se    ff_se_22(out[22], din[22], enable, clk);
    ff_se    ff_se_23(out[23], din[23], enable, clk);
    ff_se    ff_se_24(out[24], din[24], enable, clk);
    ff_se    ff_se_25(out[25], din[25], enable, clk);
    ff_se    ff_se_26(out[26], din[26], enable, clk);
    ff_se    ff_se_27(out[27], din[27], enable, clk);
    ff_se    ff_se_28(out[28], din[28], enable, clk);
    ff_se    ff_se_29(out[29], din[29], enable, clk);
    ff_se    ff_se_30(out[30], din[30], enable, clk);
    ff_se    ff_se_31(out[31], din[31], enable, clk);

endmodule 


[Up: dcudp_cntl flush_inst_c2_reg][Up: pcsu pcsu_reg_2_1][Up: hold_logic iu_perf_reg]
module ff_sr_2 (out, din, reset_l, clk) ;
    output  [1:0]  out;
    input   [1:0]  din;
    input           clk;
    input           reset_l;

    ff_sr    ff_sr_0(out[0], din[0], reset_l, clk);
    ff_sr    ff_sr_1(out[1], din[1], reset_l, clk);

endmodule 


[Up: ifu flop_inst_fold_w][Up: pipe_cntl smiss_state_reg][Up: pipe_cntl lduse_state_reg][Up: imdr_ctrl ff_sr_3_1][Up: imdr_ctrl ff_sr_3_2][Up: smu_ctl cs_spill_reg][Up: dc_dec error_reg][Up: dc_dec dcu_perf_reg]
module ff_sr_3 (out, din, reset_l, clk) ;
    output  [2:0]  out;
    input   [2:0]  din;
    input           clk;
    input           reset_l;

    ff_sr    ff_sr_0(out[0], din[0], reset_l, clk);
    ff_sr    ff_sr_1(out[1], din[1], reset_l, clk);
    ff_sr    ff_sr_2(out[2], din[2], reset_l, clk);

endmodule 


[Up: pipe_cntl fold_state_reg][Up: imdr_ctrl ff_sr_4_0][Up: imdr_ctrl ff_sr_4_1][Up: smu_ctl dribb_state_reg]
module ff_sr_4 (out, din, reset_l, clk) ;
    output  [3:0]  out;
    input   [3:0]  din;
    input           clk;
    input           reset_l;

    ff_sr    ff_sr_0(out[0], din[0], reset_l, clk);
    ff_sr    ff_sr_1(out[1], din[1], reset_l, clk);
    ff_sr    ff_sr_2(out[2], din[2], reset_l, clk);
    ff_sr    ff_sr_3(out[3], din[3], reset_l, clk);

endmodule 


[Up: miss_cntl miss_state_reg][Up: miss_cntl zero_state_reg][Up: imdr_ctrl ff_sr_5_0]
module ff_sr_5 (out, din, reset_l, clk) ;
    output  [4:0]  out;
    input   [4:0]  din;
    input           clk;
    input           reset_l;

    ff_sr    ff_sr_0(out[0], din[0], reset_l, clk);
    ff_sr    ff_sr_1(out[1], din[1], reset_l, clk);
    ff_sr    ff_sr_2(out[2], din[2], reset_l, clk);
    ff_sr    ff_sr_3(out[3], din[3], reset_l, clk);
    ff_sr    ff_sr_4(out[4], din[4], reset_l, clk);

endmodule 


[Up: imdr_ctrl ff_sr_6_0]
module ff_sr_6 (out, din, reset_l, clk) ;
    output  [5:0]  out;
    input   [5:0]  din;
    input           clk;
    input           reset_l;

    ff_sr    ff_sr_0(out[0], din[0], reset_l, clk);
    ff_sr    ff_sr_1(out[1], din[1], reset_l, clk);
    ff_sr    ff_sr_2(out[2], din[2], reset_l, clk);
    ff_sr    ff_sr_3(out[3], din[3], reset_l, clk);
    ff_sr    ff_sr_4(out[4], din[4], reset_l, clk);
    ff_sr    ff_sr_5(out[5], din[5], reset_l, clk);

endmodule 


[Up: wrbuf_cntl wb_state_reg]
module ff_sr_7 (out, din, reset_l, clk) ;
    output  [6:0]  out;
    input   [6:0]  din;
    input           clk;
    input           reset_l;

    ff_sr    ff_sr_0(out[0], din[0], reset_l, clk);
    ff_sr    ff_sr_1(out[1], din[1], reset_l, clk);
    ff_sr    ff_sr_2(out[2], din[2], reset_l, clk);
    ff_sr    ff_sr_3(out[3], din[3], reset_l, clk);
    ff_sr    ff_sr_4(out[4], din[4], reset_l, clk);
    ff_sr    ff_sr_5(out[5], din[5], reset_l, clk);
    ff_sr    ff_sr_6(out[6], din[6], reset_l, clk);

endmodule 


module ff_sr_8 (out, din, reset_l, clk) ;
    output  [7:0]  out;
    input   [7:0]  din;
    input           clk;
    input           reset_l;

    ff_sr    ff_sr_0(out[0], din[0], reset_l, clk);
    ff_sr    ff_sr_1(out[1], din[1], reset_l, clk);
    ff_sr    ff_sr_2(out[2], din[2], reset_l, clk);
    ff_sr    ff_sr_3(out[3], din[3], reset_l, clk);
    ff_sr    ff_sr_4(out[4], din[4], reset_l, clk);
    ff_sr    ff_sr_5(out[5], din[5], reset_l, clk);
    ff_sr    ff_sr_6(out[6], din[6], reset_l, clk);
    ff_sr    ff_sr_7(out[7], din[7], reset_l, clk);

endmodule 


module ff_sr_9 (out, din, reset_l, clk) ;
    output  [8:0]  out;
    input   [8:0]  din;
    input           clk;
    input           reset_l;

    ff_sr    ff_sr_0(out[0], din[0], reset_l, clk);
    ff_sr    ff_sr_1(out[1], din[1], reset_l, clk);
    ff_sr    ff_sr_2(out[2], din[2], reset_l, clk);
    ff_sr    ff_sr_3(out[3], din[3], reset_l, clk);
    ff_sr    ff_sr_4(out[4], din[4], reset_l, clk);
    ff_sr    ff_sr_5(out[5], din[5], reset_l, clk);
    ff_sr    ff_sr_6(out[6], din[6], reset_l, clk);
    ff_sr    ff_sr_7(out[7], din[7], reset_l, clk);
    ff_sr    ff_sr_8(out[8], din[8], reset_l, clk);

endmodule 


module ff_sr_10 (out, din, reset_l, clk) ;
    output  [9:0]  out;
    input   [9:0]  din;
    input           clk;
    input           reset_l;

    ff_sr    ff_sr_0(out[0], din[0], reset_l, clk);
    ff_sr    ff_sr_1(out[1], din[1], reset_l, clk);
    ff_sr    ff_sr_2(out[2], din[2], reset_l, clk);
    ff_sr    ff_sr_3(out[3], din[3], reset_l, clk);
    ff_sr    ff_sr_4(out[4], din[4], reset_l, clk);
    ff_sr    ff_sr_5(out[5], din[5], reset_l, clk);
    ff_sr    ff_sr_6(out[6], din[6], reset_l, clk);
    ff_sr    ff_sr_7(out[7], din[7], reset_l, clk);
    ff_sr    ff_sr_8(out[8], din[8], reset_l, clk);
    ff_sr    ff_sr_9(out[9], din[9], reset_l, clk);

endmodule 


module ff_sr_11 (out, din, reset_l, clk) ;
    output  [10:0]  out;
    input   [10:0]  din;
    input           clk;
    input           reset_l;

    ff_sr    ff_sr_0(out[0], din[0], reset_l, clk);
    ff_sr    ff_sr_1(out[1], din[1], reset_l, clk);
    ff_sr    ff_sr_2(out[2], din[2], reset_l, clk);
    ff_sr    ff_sr_3(out[3], din[3], reset_l, clk);
    ff_sr    ff_sr_4(out[4], din[4], reset_l, clk);
    ff_sr    ff_sr_5(out[5], din[5], reset_l, clk);
    ff_sr    ff_sr_6(out[6], din[6], reset_l, clk);
    ff_sr    ff_sr_7(out[7], din[7], reset_l, clk);
    ff_sr    ff_sr_8(out[8], din[8], reset_l, clk);
    ff_sr    ff_sr_9(out[9], din[9], reset_l, clk);
    ff_sr    ff_sr_10(out[10], din[10], reset_l, clk);

endmodule 


module ff_sr_12 (out, din, reset_l, clk) ;
    output  [11:0]  out;
    input   [11:0]  din;
Next123456
HierarchyFilesModulesSignalsTasksFunctionsHelp

This page: Created:Wed Mar 24 09:45:36 1999
From: /import/jet-pj2-sim/rahim/picoJava-II/design/rtl/mj_ffs_behv.v

Verilog converted to html by v2html 5.0 (written by Costas Calamvokis).Help