1999³â
6¿ù 1ÀÏ (È¿äÀÏ) 09:30 ~ 12:30 (¹ÚÇØ°)
PLDÀÇ ±¸Á¶¼³¸í°ú M1.5 S/W ±¸¼º ¹× ¼³°è È帧 ¼Ò°³
- Xilinx°¡ Á¦°øÇÏ´Â ´Ù¾çÇÑ FPGA¿Í CPLDÀÇ ±¸Á¶¸¦
Áß½ÉÀ¸·Î ¼³¸íÇÏ°í ¶ÇÇÑ, ¼³°èÀÚÀÇ ½Ã½ºÅÛ ¼³°è½Ã ÇÊ¿äÇÑ ¿äû »çÇ×°ú
¼³°è¿¡ ÀûÇÕÇÑ PLDÀÇ ¼±Åà ¹æ¹ýÀ» Á¦½ÃÇÏ°í ¾Æ¿ï·¯¼ XilinxÀÇ Product¿Í
S/WÀÇ Çö À§Ä¡ ¹× ÇâÈÄ ºñÁ¯À» ¼Ò°³ÇÏ¿© ¼³°èÀÚ¿¡°Ô Â÷¼¼´ë ½Ã½ºÅÛ
±¸Çö¿¡ ÇÊ¿äÇÑ PLDÀÇ ÃÖÁ¾ ÇØ´äÀ» Á¦°øÇÔ°ú µ¿½Ã¿¡ ÀÌ¿¡ µû¸¥ ¼³°è
ȯ°æÀÇ ±¸¼º ¿ä¼Ò ¹× È¿À²ÀûÀÎ ¼³°è È帧À» Á¶¸íÇÑ´Ù
- Presentation1 / Presentation2 / Presentation3
14:00 ~ 17:00
°úÁ¦¸¦ ÅëÇÑ Foundation 1.5 Tool ½Ç½À I
- Lab1) FoundationÀÇ À¯¿ëÇÑ ±â´É ¹× Project
Manager»ç¿ë ½Ç½À
Lab2) Schematic Editor »ç¿ë ¹× Design Wizard¸¦
ÅëÇÑ ½Éº¼ »ý¼º ½Ç½À Lab3) LogiBlox GUI ToolÀÇ »ç¿ë¹ý ¹×
°èÃþÀû ¼³°è ±â¹ý ½Ç½À Lab4) »óÅÂ
õÀ̵µ Tool ±â´ÉÀ» ÀÌ¿ëÇÑ È¸·Î ¼³°è ½Ç½À Lab5)
VHDL ToolÀ» »ç¿ëÇÑ ±â´É ºí·Ï »ý¼º ¹× ȸ·Î ¼³°è,ÇÕ¼º ½Ç½À
Lab6) Foundation Simulation ToolÀ» ÀÌ¿ëÇÑ
¼³°è ±â´É °ËÁõ ½Ç½À Lab7) XACT M1.5
ToolÀ» ÀÌ¿ëÇÑ °£´ÜÇÑ FPGA ¼³°è ±¸Çö ½Ç½À
1_1f15_lab / 1_2schlab / 1_3lgblox / 1_4text / 1_5stat / 1_6sim
1999³â 6¿ù 2ÀÏ (¼ö¿äÀÏ) 09:30 ~ 12:30
(º¯Çü±¸)
XilinxÀÇ »õ·Î¿î PLD Architecture ¼Ò°³ I
- Xilinx»ç°¡ ÃÖ±Ù¿¡ ¹ßÇ¥ÇÑ »õ·Î¿î FPGAÀÎ XC4000XL,
SPARTAN-XL°ú »õ·Î¿î ±¸Á¶ÀÇ CPLDÀÎ XC9500-XL¿¡ ´ëÇÑ ÀÚ¼¼ÇÑ ±¸Á¶
ºÐ¼®À» ÅëÇÏ¿© ½Ã½ºÅÛ ¼³°è½Ã À¯¿ëÇÑ ±â´ÉµéÀ» ÀÌÇØÇÏ¿© ¼³°èÀÚÀÇ
¿ä±¸»çÇ×À» ÃæÁ· ÇÒ ¼ö ÀÖ´Â ÃÖ»óÀÇ ¼³°è Á¤º¸¸¦ Á¦°øÇÔÀ¸·Î¼ ¼³°èÀÚ°¡
ºÎ´ãÇÏ´Â À§Çè ¿ä¼ÒµéÀ» Xilinx»çÀÇ PLD¸¦ ÅëÇÏ¿© È¿À²ÀûÀ̰í ÃÖÀûÈ
µÈ ½Ã½ºÅÛ ±¸Çö¿¡ Àû¿ë ¹× ÀÀ¿ëÇÏ¿© ÇØ°áÇÏ´Â ¹æ¹ýÀ» ½ÀµæÇÔ°ú ¾Æ¿ï·¯
¼³°è ½Ã°£ ´ÜÃà¿¡ ÇÊ¿äÇÑ ¼³°è ±â´ÉÀÇ °ËÁõ ¹æ¹ýÀ» Á¦¾ÈÇÑ´Ù
- Presentation1 / Presentation2 / Presentation3
14:00 ~ 17:00
°úÁ¦¸¦ ÅëÇÑ Foundation M1.5 Tool ½Ç½À II
- Lab1) Simulator¸¦ ÀÌ¿ëÇÑ ±â´É °ËÁõ°ú Formulas
»ý¼º ½Ç½À
Lab2) Wizard¸¦ ÅëÇÑ Command
file »ý¼º°ú Simulation ¼öÇà ½Ç½À Lab3)
Core Generator¸¦ ÅëÇÑ Multiplier Core ±¸Çö ½Ç½À (Schematic)
I Lab4) CPLD ¼³°è È帧 ±¸Çö ¹× JTAG
Tool »ç¿ëÇÑ Download ½Ç½À Lab5) 3-State
Buffer¸¦ ÅëÇÑ ¼º´ÉÇâ»ó ¹æ¹ý°ú EPIC Tool »ç¿ë ½Ç½À
Lab5) LogiBlox, ROM, and MemoryÀ» ÀÌ¿ëÇÑ Timing
Analyzer ½Ç½À Lab6) LUTÀ» ÀÌ¿ëÇÑ
È¿°úÀûÀÎ Memory ¼³°è ±¸Çö ½Ç½À
2_1Simulation / 2_2Mult_Core_sch1 / 2_3Cpld / 2_4TriState / 2_5Count_ROM_BLOX / 2_6RAM_Calc
1999³â 6¿ù 3ÀÏ (¸ñ¿äÀÏ) 09:30 ~ 12:30 (¹ÚÇØ°)
XilinxÀÇ »õ·Î¿î PLD Architecture ¼Ò°³ II
- Xilinx»ç°¡ Á¦¾ÈÇÏ´Â ÃÖ»óÀÇ ½Ã½ºÅÛ ¼³°è¸¦
°¡´ÉÇÏ°Ô ÇØÁÖ´Â ¹é¸¸ °ÔÀÌÆ®ÀÇ ÃÊÁýÀûµµ¿Í 200MHz ¼Óµµ ¹× ´Ù¾çÇÑ
¿ÜºÎ ¿¬°áÀ» °¡´ÉÄÉ ÇÏ´Â Virtex FPGA¿¡ ´ëÇÑ ÀÚ¼¼ÇÑ ±¸Á¶ ¼³¸íÀ»
ÅëÇÏ¿© PLD ¾÷°è ÃÖÃÊ·Î Á¦°øµÇ´Â »õ·Î¿î ±â´Éµé¿¡ ´ëÇÑ ¼º´É ¹×
Ȱ¿ë ¹æ¾ÈÀ» ¼Ò°³ÇÏ°í ¾Æ¿ï·¯ À̸¦ ±¸Çö °¡´ÉÄÉ ÇÏ´Â ½Å °³³äÀÇ
½Ã½ºÅÛ ¼³°è ¹æÇâÀ» Á¦½ÃÇÏ¿© ¿À´Ã³¯ FPGAÀ» »ç¿ëÇÏ´Â ¼³°èÀÚµéÀÇ
¹®Á¦Á¡À» ÇØ°áÇϰíÀÚ ÇÑ´Ù
- Presentation1 / Presentation2
14:00 ~ 17:00
´Ù¾çÇÑ XACT M1 Core Tool »ç¿ë¹ý°ú ±× ÀÀ¿ë ¹× ½Ç½À I
1999³â 6¿ù 4ÀÏ (±Ý¿äÀÏ) 09:30 ~ 11:30 (¹ÚÇØ°)
Xilinx»çÀÇ Application specification Solution Á¦½Ã
- Xilinx»ç°¡ º¸À¯Çϰí ÀÖ´Â ¼ö ¸¹Àº I.P solutionÀ»
Á¦½ÃÇÏ°í Æ¯È÷ DSPÀ» Áß½ÉÀ¸·Î FPGA°¡ Á¦¾ÈÇÏ´Â ¿ì¼öÇÑ ¼º´ÉÀÇ DSP
±â´É ±¸Çö »ç·Ê ¹× ¼³°è ±¸Çö ¹æ¹ýµéÀ» Á¦½ÃÇÏ¿© ¼³°èÀÚ°¡ ¿øÇÏ´Â
I.P¿¡ ´ëÇÑ Xilinx»çÀÇ Á¾ÇÕÀûÀÎ FPGAÀÇ SolutionÀ» Á¦°øÇϰí, ¶ÇÇÑ
Internet WebÀ» ÅëÇÑ »ç¿ëÀڵ鿡 Á¦°øÇÏ´Â ´Ù¾çÇÑ ±â¼úÀûÀÎ Áö¿ø
¿ä¼Ò¿Í ¾Æ¿ï·¯ Web FitterÀÇ ¿î¿ëÀ» ÅëÇÑ CPLDÀÇ ¼³°è±¸ÇöÀ» Á÷Á¢
½ÃÇöÇÏ¿© º»´Ù
- Presentation1 / Presentation2
13:00 ~ 16:00
XACT M1 Core Tool »ç¿ë¹ý°ú ±× ÀÀ¿ë ¹× ½Ç½À II (¹ÚÁÖÈ£)
- Lab1) Term ProjectÀ» ÅëÇÑ °£´ÜÇÑ °úÁ¦ ¼öÇà
½Ç½À ¹× Æò°¡
Multi-pass_par
16:00 ~ 16:30
Q & A (¹ÚÇØ°)
ºÎ·Ï
|